差分
この文書の現在のバージョンと選択したバージョンの差分を表示します。
|
muccra_chips [2010/10/18 18:21] wasmii |
muccra_chips [2011/04/05 07:19] (現在) |
||
|---|---|---|---|
| ライン 25: | ライン 25: | ||
| ===== MuCCRA-3 ===== | ===== MuCCRA-3 ===== | ||
| - | {{:muccra3_layout.jpg|MuCCRA-3 layout}} | + | |
| + | {{:muccra_3_layout.png|}} | ||
| * Year : 2009 | * Year : 2009 | ||
| - | * Die size : 2.1x4.1[mm^2] | + | * Die size : 2.1x4.2[mm^2] |
| * Process : Fujitsu 65nm | * Process : Fujitsu 65nm | ||
| * No. of PE : 4 x 4 | * No. of PE : 4 x 4 | ||
| ライン 36: | ライン 37: | ||
| * Interconnect : Hybrid style(Island & Direct) | * Interconnect : Hybrid style(Island & Direct) | ||
| - | 2009年のICFPTにて,MuCCRA-3の実チップを用いて,画像処理のデモンストレーションを行いました. | + | 2009年のICFPTにて,MuCCRA-3の実チップを用いてデモンストレーションを行いました. |
| + | カメラからの画像をリアルタイムに処理し,FPGAに対して約10倍の電力効率を達成できます. | ||
| - | カメラからの画像をリアルタイムに処理し,FPGAに対して約10倍の電力効率を達成しました. | + | We have MuCCRA-3 real chip demonstrated in ICFPT 2009, 2010. |
| + | In the demonstration, MuCCRA-3 processing image of captured from camera in real time. | ||
| + | it achieved x10 power-efficiency compared with Xilinx's virtex-5 FPGA which using same process technology. | ||
| + | |||
| + | {{:muccra_demo.png|}} | ||
| + | |||
| + | ====== MuCCRA-Cube ====== | ||
| + | {{:muccra_cube.png|}} | ||
| + | |||
| + | * Year : 2009 | ||
| + | * Die size : 2.1x4.2[mm^2] | ||
| + | * Process : Fujitsu 65nm | ||
| + | * No. of PE : 4 x 4 x 4 (4 chip stacked) | ||
| + | * PE style : Homogeneous | ||
| + | * Data Width : 16bit | ||
| + | * Context Size : 32 | ||
| + | * Interconnect : Hybrid style & Inductive Coupling | ||
| + | * | ||
| + | MuCCRA-Cube is a prototype chip for evaluation of chip-to-chip connection using | ||
| + | inductive coupling. The result of evaluation, it can achieved over 4Gbps throughput | ||
| + | without any bonding wires between chip and chip! | ||
