CoreGeneratorの使い方
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
CoreGeneratorの使い方 [#ca648c09]
** $ source /home/cad/xilinx/ISE-8.2/settings.csh [#vfcb4...
パスの設定などが行われる模様。
alias に登録することを推奨します。
** $ source /home/vdec/script/.setup_vdec.sh [#q3dfc426]
** $ coregen [#pb9037f3]
コアジェネの起動。
GUIが起動してくるはず…。
** Ctrl + N [#c5262f18]
新しいプロジェクトを作る。
適当な名前と場所を選択して次へ。
** Part タブ [#za7a01ce]
「Select the Part for the Project:」と表示されているはず。
ここでは使用するFPGAの種類、スピードグレードを選択。
例えば、
- spartan3
- xc3s200
- ff256
- -4
などと選択する。次にGenerationタブをクリック。
** Generation タブ [#ndbf57f1]
Flow:
- Custom Output Products
を選択。
Flow Settings:
- Vendor : Cadence
Simulation Files:
- structual, Verilogにチェック
そしてOK。
一度プロジェクトを作成した後は、オプション-pを使うと便利
$ coregen -p prj.cgp
** Coregenerator で出力されるファイル [#b5ade947]
Coregeneratorで出力されるファイルは例として以下の物があげ...
-EDIFファイル( .edn または .ngc、これらは選択可能)
--ネットリスト(論理合成されたデザインファイル)
-verilog Template File (.veo)
-verilogファイル( .v)
--.vファイル中に記述されたインスタンスは.veoファイル中に...
終了行:
CoreGeneratorの使い方 [#ca648c09]
** $ source /home/cad/xilinx/ISE-8.2/settings.csh [#vfcb4...
パスの設定などが行われる模様。
alias に登録することを推奨します。
** $ source /home/vdec/script/.setup_vdec.sh [#q3dfc426]
** $ coregen [#pb9037f3]
コアジェネの起動。
GUIが起動してくるはず…。
** Ctrl + N [#c5262f18]
新しいプロジェクトを作る。
適当な名前と場所を選択して次へ。
** Part タブ [#za7a01ce]
「Select the Part for the Project:」と表示されているはず。
ここでは使用するFPGAの種類、スピードグレードを選択。
例えば、
- spartan3
- xc3s200
- ff256
- -4
などと選択する。次にGenerationタブをクリック。
** Generation タブ [#ndbf57f1]
Flow:
- Custom Output Products
を選択。
Flow Settings:
- Vendor : Cadence
Simulation Files:
- structual, Verilogにチェック
そしてOK。
一度プロジェクトを作成した後は、オプション-pを使うと便利
$ coregen -p prj.cgp
** Coregenerator で出力されるファイル [#b5ade947]
Coregeneratorで出力されるファイルは例として以下の物があげ...
-EDIFファイル( .edn または .ngc、これらは選択可能)
--ネットリスト(論理合成されたデザインファイル)
-verilog Template File (.veo)
-verilogファイル( .v)
--.vファイル中に記述されたインスタンスは.veoファイル中に...
ページ名: