Proj. ASCA
ASCA(Advanced Scheduling oriented Computer Architecture)プロジェク
トの主旨は、並列計算処理において重要な部分となる
自動並列化コンパイラによるスケジューリングを最大限に発揮させるためのマルチプロセッサ
(並列計算機)のアーキテクチャを考案するというものです。
 
- 
 ``MAPLE chip: a processing element for a static scheduling centric multiprocessor'',
 Kenta Yasufuku, Riku Ogawa, Keisuke Iwai and Hideharu Amano,
 ASP-DAC 2003 University LSI Design Contest,23 Jan.,2003.
 (Postscript, 2pages, 1.3M)
 (PDF, 2pages, 91k)
 
 
- 
 ``Near fine grain parallel processing using a multiprocessor with MAPLE'',
 T. Abe, K. Iwai, T. Morimura, R. Ogawa, K. Yasufuku and H. Amano
 Proc. of the IASTED International Conference APPLIED INFORMATICS
 (Postscript, 6pages, 4.7M)
 (PDF, 6pages, 114k)
 
 
- 
 "スケジューリングを考慮した多段結合網スイッチチップの実装",
 森村知弘, 田中健介, 岩井啓輔, 天野英晴
 信学技報[VLD2001]Vol.101 No.46, pp.43-50, May 18. 2001.
 
 
- 
 "ソフトウェア制御キャッシュの実装及び評価",
 小川 陸, 阿部 剛, 鯉渕 道紘, 天野 英晴
 電子情報通信学会技術研究報告 (CPSY2001-35〜43)
 
 
- 
 "Multi-Stage Interconnection Network Recursive-Clos (R-Clos) II: A Scalable Hierarchical Network for A Compiler Directed Multiprocessor ASCA",
 T.Morimura, K.Tanaka, K.Iwai and H.Amano
 In Proceedings of the International Conference on Parallel and Distributed Processing Techniques and Applications (PDPTA) 2001
 (Postscript, 7pages, 6.0M)
 
 
- 
 ``A Floating Point Arithmetic Unit for a Static Scheduling and Compiler Oriented Multiprocessor System ASCA'',
 Takahiro Kawaguchi,Takayuki Suzuki and Hideharu Amano,
 ASP-DAC 2000 University LSI Design Contest,26 Jan.,2000.
 (Postscript, 2pages, 2.3M)
 (PDF, 2pages, 900k)
 
 
-  "FLOATING POING ARITHMETIC UNIT FOR THE CUSTOM PROCESSOR MAPLE",
 Takahiro Kawaguchi, Takashi Fujiwara, Katsuto Sakamoto, Keisuke Iwai, Hideharu Amano,
 Applied Informatics '99, Feb. 1999
 (Postscript, 3pages, 646k)
 
 
-  "Multistage Interconnection Network Recursive-Clos(R-Clos) : Emulating the hierarchical multi-bus" 
 T.Morimura, K.Iwai, H.Amano.
 PDCS'98. Sept. 2. 1998, pp99-104.
 
 
- 
"マルチプロセッサ ASCA 用カスタムプロセッサ MAPLE"
 川口貴裕,藤原崇,坂本勝人,天野英晴,
 SWoPP'98 CPSY., 4 Aug. 1998, pp9-16.
 概要(Postscript, 1page, 114k)
 本文(Postscript, 7pages, 517k)
 
 
- 
"マルチグレイン並列処理を利用したソフトウェア制御キャッシュの開発"
 坂本勝人,藤原崇,川口貴裕,岩井啓輔,森村知弘,天野英晴,
 CPSY98-26, 24 Apr., 1998, pp9-16.
 概要(Postscript, 1page, 414k)
 本文(Postscript, 7pages, 532k)
 
 
-  "A CUSTOM PROCESSOR FOR THE MULTIPROCESSOR SYSTEM ASCA"
 Takashi Fujiwara, Katsuto Sakamoto, Takahiro Kawaguchi, Keisuke Iwai, Hideharu Amano.
 AI'98 Feb. 1998, pp258-261.
 
 
-  "AN INTERCONNECTION NETWORK OF ASCA: A MULTIPROCESSOR FOR MULTI-GRAIN PARALLEL PROCESSING" 
 K.Iwai, T.Morimura, T.Fujiwara, K.Sakamoto, T.Kawaguchi, K.Kimura, H.Amano, H.Sasahara.
 AI'97 Feb 1998, pp262-264.
 
 
-  "多重バスをエミュレートする多段結合網R-Clos" 
 森村知弘,岩井啓輔,天野英晴.
 SWoPP'97 CPSY. Aug.19. 1997, pp85-92.
 
 
-  "マルチグレイン並列処理用マルチプロセッサシステム" 
 岩井啓輔,藤原崇,森村知弘,天野英晴,木村啓二,尾形航,笠原博徳.
 SWoPP'97 CPSY. Aug. 19. 1997, pp77-84.
asca@am.ics.keio.ac.jp